【asp精品源码栏目提醒】:网学会员为广大网友收集整理了,DSP_视频接口电路及程序设计 - 其它资料,希望对大家有所帮助!
第7章 视频接口电路及程序设计 xDSL modems Pooled modems、3G基站 视频监控 无线以太网 企业交换机 PBXATM 多路语音识别 多媒体网关 网络摄像机 顶置盒 安全认证 二维或三维条形码识别 高速打印机 网络设备开发平台 Medical Imaging 图像实时监控 图像采集、压缩、视频输出 高速实时数据采集与处理 雷达信号处理 软件无线电 医疗设备DM642-EVM功能框图 7.1 TMS320DM642的视频口1 视频输入:视频信号为标准PAL/NTSC 制电视模拟信号,可以同时输入四路复合视频信号。
每路信号经过视频解码芯片AD 转换芯片TVP5150A 解码成数字并行信号BT656码流送DM642 的视频接口。
2 视频存储:DM642 的视频接口解码BT656 码流,得到图象,自动通过EDMA 传输到SDRAM 中存储。
3图象处理:DM642 的CPU 通过访问SDRAM 中的图象,进行处理后送输出缓冲区SDRAM 中。
7.1 TMS320DM642的视频口4 视频输出:DM642 的视频接口输出自动通过EDMA 从SDRAM 中的输出缓冲区取得数据后形成BT656 码流送出。
5 TV 输出:视频编码芯片DA 转换芯片SAA7105 接收输出BT656 码流,转换成标准电视信号输出。
视频解码、编码端口 7.1 TMS320DM642的视频口DM642处理器集成了3个功能丰富的视频口PO-VP2video Port,VP,每个视频口包括20路数据信号VPxD19:0 2路时钟信号VPxCLK1:0输入引脚,3路控制信号VPxCTL2:0。
时钟信号VPxCLK 1:0作为视频口和外部编码、解码电路的同步时钟;控制信号VPxCTL2:0用于视频同步如行同步、帧同步、场同步和视频口使能控制。
7.1 TMS320DM642的视频口DM642 视频解码、编码端口DM642视频解码端口 或TVP51507.1 TMS320DM642的视频口DM642 7105. 7.1 TMS320DM642的视频口DM642第7章 视频接口电路及程序设计 每个视频口划分为A、B两个通道,每个通道既可以配置为视频输入日一也可以配置为视频输出口,不过A、B两个通道在使用过程中必须设置为相同类型的输入或输出,不能某个通道配置为视频输入,另一个通道配置为视频输出。
VP0、VP1口的A通道引脚分别与MCBSP0、McBSP1接日引脚复用,B通道引脚与音频口MCASP的引脚复用,VP2口的引脚单独使用,3个视频口引脚之间的复用关系如表所示.第7章 视频接口电路及程序设计1.视频采集/解码通道;2.视频显示/编码通道;视频采集/解码电路 视频采集通道的寄存器 不加载 ROM 加载 主机加载视频编码电路 不加载 ROM 加载 主机加载 视频输入口支持ITU-RBT.656视频数据流、Y/C视频数据流、原始Raw视频数据等格式,同时也支持TSI数据流格式。
根据相关寄存器的设置,视频采样精度分为8位数据位、10位数据位和20位数据位3种。
ITU-RBT.656视频数据流包括图像亮度Y、色度Cb和色度Cr信息。
Y、Cb、Cr个分量在ITU-RBT.656视频数据流中的比例为4:2:2,数据位分为8位或10位2种情况。
。
BT.656视频数据流通常采用隔行扫描技术,包括上下两场,根据场频和每场图像包含的行数,可分为4种视频格式,如表7-2所示。
数据包使用固定格式,以行SAV4个字节信号开始,EAV4个字节信号结束,SAV和EAV的前3个字节是固定数值0xFF、 0x00和0x00,第4个字节XY表示该行信号在整帧图像中的位置。
XY字节中位的含义如下页。
上一篇:
在线考试系统毕业答辩PPT
下一篇:
高职院理实一体信息技术论文